@telmin_orca
2016/6
京:0.5544Pflop/s
SORA-MA(JAXAのFX100スパコン):0.1102
2016/9
京:0.6027
SORA-MA:0.1102
今商売している世代のチューニングをしないで京に手間をかけているのを問題視しています
-
-
@mikumiku_aloha あと、それを言うと2021年までに原稿のFX10x系アーキテクチャはひとまず最先端のHPCからは退くワケですが、ARMにHPLやHPCGをチューニングするリソース確保した方が有意義という議論になりません?1件の返信 0件のリツイート 0 いいね -
@telmin_orca 京の時は、京のスタートアップのためにSPARCのFX1をメインのXeon使ったスパコンに追加して買っているところもありましたから、 http://pr.fujitsu.com/jp/news/2010/03/1.html … 今からARMに手を出しておくのはありだと思います。2件の返信 0件のリツイート 0 いいね -
@mikumiku_aloha FX1の時とは状況が違います。あれはマイクロアーキテクチャがSPARC64 VIIからFX10のIX fxになることがわかっていたから手を出せたわけで、現在出回っているARMはISAこそおなじでも全くの別物です1件の返信 0件のリツイート 0 いいね -
@telmin_orca SPARC64 VIIが汎用のCPUであるのに対し、SPARC64 VIII fxはスパコン用に特化しているためキャッシュの容量比率を下げていたりします。単純にSIMDが強化されたわけではありません。また肝心のインターコネクトの構造も違います1件の返信 0件のリツイート 0 いいね -
@mikumiku_aloha 何を仰りたいのかがよくわからないのですが、その辺はすでに存じています。色々混ざってきたので最初に戻りますと、FX10でやっていてFX100でやっていない「誰」を批判したいんですか?1件の返信 0件のリツイート 0 いいね -
-
@telmin_orca 理研だとどちらかと言うとPEZYの方に手間かけていない方が気になりますが1件の返信 0件のリツイート 0 いいね -
@mikumiku_aloha その話をするときにPEZYを持ち出すのはやめていただけますか。一応論文の著者の一人なんで、そこについてはリソース云々ではなくアーキテクチャの問題だとお答えしますよ1件の返信 0件のリツイート 0 いいね -
@telmin_orca アーキテクチャーの限界までチューニング出来ているという事ですか1件の返信 0件のリツイート 0 いいね
@mikumiku_aloha 詳細はペーパー読んでいただくとして、HPCGはメモリ帯域が支配的なので、色々とチューンした結果、メモリ帯域の9割ぐらいまでは出てます