FPGA/CPLD ホーム> P1 日本語資料 > アルテラ : デバイスに関する日本語資料
ページ更新: 2016年1月14日
アルテラ社は、FPGA / CPLD ベンダです。
様々な製品にあわせて柔軟にご選択いただけるよう、
それぞれ特長を持ったFPGA / CPLD を用意しています。
製品ファミリ名をクリックし、リンク先の資料をご参照ください。
■ 製品ファミリ名
Altera SoC は、ARM ベースのハード・プロセッサ・システム (HPS) に、
デュアルコア ARM プロセッサ、ペリフェラル、メモリ・コントローラと
高性能インタコネクト・バックボーンを組み合わせて FPGA ファブリックに
統合したものです。
[SoC Linux 道場] 【其ノ壱】 ビルド済み SD カード・イメージを使用した Helio ボードでの Linux ブートの確認
[SoC Linux 道場] 【其ノ弐】 Linux マシンの準備
[SoC Linux 道場] 【其ノ参】 クロスコンパイラのインストールとコンパイル、GDB デバッグ
[SoC Linux 道場] 【其ノ四】 GNU アプリケーションのコンパイル
[SoC Linux 道場] 【其ノ五】 Linux カーネルの入手とコンパイル、カスタムドライバの作成とコンパイル(その1)
[SoC Linux 道場] 【其ノ六】 カスタムドライバの作成とコンパイル(その2)
[SoC Linux 道場] 【其ノ七】 ユーザ回路の追加と動作確認
[SoC Linux 道場] 【其ノ八】 ネットワークアプリでの遠隔 PWM 制御、モーター制御、起動スクリプトの作成方法
[Altera SoC 共通] Altera SoC 向け HWLib 構成とサンプルコードについて ver15.0
[Altera SoC 共通] Preloader Generator の使用方法
[Altera SoC 共通] SoC デバイス HPS 側 SDRAM の ModelSim シミュレーション方法
[Altera SoC 共通] Altera SoC 向け HWLib 構成とサンプルコードについて ver14
[Altera SoC 共通] DS-5 ライセンス設定方法
[Cyclone V SoC] Helio ボードで ARM Streamline を使う方法
MAX CPLD シリーズ (MAX II / MAX V) は、低コスト・低消費電力を提供する CPLD 製品です。
MAX 10 FPGA は、低コスト小型のインスタント・オン・プログラマブル・ロジック・デバイスです。
[MAX 10 FPGA] Quad SPI Flash メモリからの Nios II ブート方法 MAX 10 FPGA Development Kit編
FPGA に最適な電源製品として、Enpirion デバイスを提供しています。
業界をリードする小さな実装面積、短期間での商品化の実現、
低能ノイズ性能を提供します。
■ Enpirion
[Enpirion] DC-DC コンバータ レイアウト ガイド
USB-Blaster II / USB-Blaster により、 PC からアルテラデバイスの
コンフィギュレーションもしくは、プログラミングを行います。
ダウンロード・ケーブルは、USB ポートとのインタフェースをサポートします。
■ USB-Blaster II / USB-Blaster
[USB-Blaster II / USB-Blaster] アルテラ USB-Blaster II 仕様と動作確認