| 募集内容 |
無償枠 無料
抽選(2015/01/25)
|
|---|
イベントの説明
もうCPUに縛られたコンピューティングは飽きた!FPGAの新しい遊び方を考える会です。過去のfpgaxについてはこちらをどうぞ。
セッション内容
1:30pm: えびさわさん「FPGAで作るOpenFlow Switch」
OpenFlow Switchは従来の Layer 2/3 Switchと異なり、より柔軟なパケットマッチング・変換・転送処理を実現するため、従来のネットワーク・プロセッサとは異なる設計が必要となります。本発表では、既存のネットワーク・プロセッサではなく、FPGAを用いた独自設計によるOpenFlow Switchの開発経験を元に、ハードウェア処理にかかわるOpenFlowの機能概要と、FPGAを用いた実現方法や課題について解説します。
2:00pm: フィックスターズ・いいづかさん「OpenCLでFPGAプログラミング」
マルチコアCPU、GPU、DSP等が混在した、ヘテロジニアス環境向けプラットフォームであるOpenCLを用いた高位合成について紹介します。OpenCL for FPGAとはどのような技術なのか、何ができて何ができないのか、最適化の手段とは・・・等、実例を交えながらお話します。
2:30pm: 慶応・林さん:「FPGA NICによる機械学習を用いた外れ値検出」
NetFPGA-10G内にマハラノビス距離を用いた外れ値検出機構を実装し、10Gb Ethernetから受信するストリームデータをフィルタリングすることで、データの選択的取得を効率化しました。実機評価の結果、秒間1400万サンプル以上を処理することができました。
3:00pm - 3:10pm: 休憩
3:10pm: 北大・福田さん「FPGA NICキャッシュによるmemcached高速化」
メニーコアプロセッサやFPGAを使ったmemcached(インメモリ型キーバリューストアの一つ)の高速化の研究が盛んに行われています。本発表では、これまで行われてきたFPGA単体による高速化手法と異なり、通常のmemcachedサーバにマウントしたFPGA搭載ネットワークインターフェースカード(NIC)上でmemcachedのデータをキャッシュすることで高速化する手法をご紹介します。
3:40pm: ルネサスイーストン・野津さん「Tabulaが開発したSpacetimeアーキテクチャと、Spacetimeを採用したFPGA"ABAX2"」
タブラ社はダイナミックリコンフィグレーション技術を活用し、革新的なFPGAアーキテクチャ"Spacetime"を開発しました。このセッションでは、Spacetimeとそれを採用したFPGA"ABAX2"を紹介します。また、開発環境およびソリューション例、特に再コンパイルなしで自由に内部ノードを観測できるデバッグ環境を詳しく紹介します。
4:10pm - 4:20pm: 休憩
LT(各10分)
- 4:20pm: @mesoさん「なぜドワンゴはFPGAエンジニアを募集し始めたのか」
- 4:30pm: @kazunori_279「FPGAとSynthesijerで作るFluentdクライアント」
- 4:40pm: @miyoxさん「Synthesijer 2015」
- 4:50pm: 慶応・徳差さん「HDMI-TS: FPGAによる民生カメラ向け低遅延映像通信システムの設計」
- 5:00pm: 鈴木涼太さん「FPGA+Synthesijerでヴォコーダを作ってみた」
- 5:10pm: @hasegawさん「(未定)」
- 5:20pm:(未定)
入場方法
歌舞伎座タワーへは、地下鉄各線の東銀座駅から地下で直結しております。歌舞伎座タワーのエレベータで 7Fスカイロビーで乗り換えて、14Fまでお越しください。14Fについたら廊下を右奥まで進むとドワンゴのセミナールームがあります。
その他
- ニコ生による配信を行います。参加者が映り込む可能性がありますので、あらかじめご了承ください。
- 無線LANと電源はありますが、電源は床埋込み式で Macのアダプタが刺さりません 。電源タップをご持参ください。
- その他、質問や当日の連絡等は、@kazunori_279 まで。
後援
株式会社ドワンゴ
資料 資料をもっと見る/編集する
資料が投稿されると、最新の3件が表示されます。